1. 首页
  2. 文档大全

数字电子技术试卷和答案

上传者:97****76 2022-07-11 14:00:07上传 DOC文件 18.24MB
数字电子技术试卷和答案_第1页 数字电子技术试卷和答案_第2页 数字电子技术试卷和答案_第3页

《数字电子技术试卷和答案》由会员分享,可在线阅读,更多相关《数字电子技术试卷和答案(45页珍藏版)》请在文档大全上搜索。

1、长沙理工大学 数字电子技术基础复习试卷及答案数字电子技术试卷(1)一 填空(16)1十进制数123的二进制数是 1111011;十六进制数是 7B。2100001100001是8421BCD码,其十进制为861 。3逻辑代数的三种基本运算是 与, 或 和 非。4三态门的工作状态是 0, 1 , 高阻。5描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图。6施密特触发器的主要应用是 波形的整形 。7设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。8实现A/D转换的主要方法有 , , 。二 判断题(10)1BCD码即8421码 ( 错 )2

2、.八位二进制数可以表示256种不同状态。 ( 对 )3TTL与非门与CMOS与非门的逻辑功能不一样。 ( )4多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 )5计数器可作分频器。 ( 对 )三化简逻辑函数(14)1用公式法化简,化为最简与或表达式。解;2用卡诺图化简,化为最简与或表达式。四电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)解;, ,全加器,Y为和,为进位。五触发器电路如图2(a),(b)所示,写出触发器的次态方程; 对应给定波形画出Q端波形(设初态Q0)(15)解;(1),(2)、六试用触发器和门电路设计一个同步的

3、五进制计数器。(15) 七用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15) 数字电子技术试卷(2)三 填空(16)1十进制数35.85的二进制数是;十六进制数是。2逻辑代数中逻辑变量得取值为 0、1。3组合逻辑电路的输出状态只与 当前输入有关而与电路 原状态无关。4三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。 。5触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6单稳态触发器的主要应用是 延时 。7设6位D/A转换器的满度输出电压位6.3

4、伏,则输入数字量为110111,输出模拟电压为 。8一个8K字节的EPROM芯片,它的地址输入端的个数是 13 。 判断题(10)1数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。 (对 ) 2二进制数1001和二进制代码1001都表示十进制数。 ( 错 ) 3触发器的输出状态完全由输入信号决定。 ( 错 )4模拟量送入数字电路前,须经A/D转换。 ( 对 ) 5多谐振荡器常作为脉冲信号源使用。 (对 ) 三化简逻辑函数(14)1用公式法化简,化为最简与或表达式。2用卡诺图化简,化为最简与或表达式。四设计一个8421码的检码电路。要求当输入大于等于3、小于等

5、于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15) 五触发器电路如图1(a),(b)所示,写出触发器的次态方程; 对应给定波形画出Q端波形(设初态Q0)。(15)六分析图2电路实现何种逻辑功能,其中X是控制端,对X0和X1分别分析,设初态为 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15) 七试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)数字电子技术试卷(3)四 填空(16)1十进制数86的二进制数是;8421BCD码是。2在Y=A

6、B+CD的真值表中,Y1的状态有 个。34位二进制数码可以编成个代码,用这些代码表示09十进制输的十个数码,必须去掉 代码。4描述触发器逻辑功能的方法有 。5若Q1,J=0,K=1,则。6设ROM地址为,输出为,则ROM的容量为 。7一个8位二进制D/A转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为 。 8 和 是衡量A/D、D/A转换器性能优劣的主要指标。 五 回答问题(10)1已知XY=XZ,则Y=Z,正确吗?为什么?2五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少?三化简逻辑函数(14)1用公式法化简,化为最简与或表达式。2用卡诺图化简,化为最

7、简与或表达式。四由双4选1数据选择器组成的电路如图1所示,写出的表达式。列出的真值表。(15)五某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函数式,画出逻辑电路图。(15) 六触发器电路及输入波形如图2所示,要求:写出电路方程,画出与Y的对应波形。(设的初态为11)(15) 七试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C端左进位输出。芯片引

8、脚图如图3所示。(15)数字电子技术试卷(4)六 填空(16)1十进制数3.5的二进制数是;8421BCD码是。2在的结果是 。3D触发器的状态方程为,如果用D触发器来实现T触发器的功能,则T、D间的关系为 。4一个64选1的数据选择器,它的选择控制端有 个。56位D/A转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为伏。 6一片64K×8存储容量的只读存储器ROM,有条地址线,有 条数据线。7 由555定时器构成的单稳态触发器,输出脉宽。8 和 是衡量A/D、D/A转换器性能优劣的主要指标。 七 回答问题(10)1已知XY=XZ,则Y=Z,正确吗?为什么?2

9、已知X+Y=XY,则X=Y,正确吗?为什么? 三化简逻辑函数(14)1用公式法化简,化为最简与或表达式。2用卡诺图化简,化为最简与或表达式。四分析图1所示电路,要求列出的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)五触发器电路如图2(a),(b)所示,写出触发器的次态方程; 对应给定波形画出Q端波形(设初态Q0)(15)六试用D触发器及少量门器件设计,状态转换图为模为3的同步计数器。要求有设计过程。(15) 七用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15) 数字电子技术试卷5一选择题(从每小题的

10、四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1 将十进制数(3.5)10转换成二进制数是 ( ) 11.11 10.11 10.01 11.102. 三变量函数的最小项表示中不含下列哪项 ( ) m2 m5 m3 m73.一片64k×8存储容量的只读存储器(ROM),有 ( ) 64条地址线和8条数据线 64条地址线和16条数据线 16条地址线和8条数据线 16条地址线和16条数据线4. 在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,他们先后顺序应该是 abcd bcda cbad badc5.以下各种ADC中,转换速度最慢的是 (

11、 ) 并联比较型 逐次逼进型 双积分型 以上各型速度相同6. 一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为 ( ) 1:3 1:4 1:5 1:67. 当三态门输出高阻状态时,输出电阻为 ( ) 无穷大 约100欧姆 无穷小 约10欧姆8.通常DAC中的输出端运算放大器作用是 ( ) 倒相 放大 积分 求和9. 16个触发器构成计数器,该计数器可能的最大计数模值是 ( ) 16 32 162 21610.一个64选1的数据选择器有( )个选择控制信号输入端。 ( ) 6 16 32 64二判断题(20分)1 两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器(


文档来源:https://www.renrendoc.com/paper/212698844.html

文档标签:

下载地址