数字逻辑部分习题解答

《数字逻辑部分习题解答》由会员分享,可在线阅读,更多相关《数字逻辑部分习题解答(36页珍藏版)》请在文档大全上搜索。
1、1.5 把下列不同进制数写成按位权展开形式:把下列不同进制数写成按位权展开形式:(2)1.6 将下列二进制数转换成十进制数、八进制数和十六进制数将下列二进制数转换成十进制数、八进制数和十六进制数(3)()(10111.01)2=(23.25)10=(27.2)8=(17.4)161.7 将下列十进制数转换成二进制数、八进制数和十六进制数将下列十进制数转换成二进制数、八进制数和十六进制数(二进制数精确到小数点后(二进制数精确到小数点后4位)位)(3)()(33.33)10=(100001.0101)2=(41.24)8=(21.5)161.11 将下列余三码转换成十进制数将下列余三码转换成十进制
2、数(2)()(01000101.1001)余余3=(12.6)10432101234221202120 2021212021)0101.10110( 2.6 用代数法求下列逻辑函数的最简与用代数法求下列逻辑函数的最简与-或式。或式。(1)(4)ACDBBACDBACDBCBACBCDBCBACCBDDBCF )( )(CAABBCCAABBCCBAABF 2.8 用卡诺图法求下列逻辑函数的最简与用卡诺图法求下列逻辑函数的最简与-或式。或式。(1)CBACDCABADCBAF ),(ACC BB A FABCBCAF 或或(2)DCBDBCBADCBDDBCDCBAF )(),( DBF 2.9
3、 用卡诺图判断函数用卡诺图判断函数F(A,B,C,D)和和 G(A,B,C,D) 的关系。的关系。(1)ABDDCACDDBDCBAGDACDCDADBDCBAF ),( ),(GF (2)ABCCBAACBCABDCBAGCBABACBABADCBAF )(),()( ) (),(ABCCBACBACBAGCABBAF ; F和和G没有关系没有关系2.10 某函数的卡诺图如图某函数的卡诺图如图2.18所示,请回答下列各题:所示,请回答下列各题:(1)若)若 ,则当,则当a取何值时能得到最简与取何值时能得到最简与-或式;或式;(2)若)若a、b均任意,则均任意,则a和和b各取何值时能得到最简与
4、各取何值时能得到最简与-或或式。式。DCACBDCF ba (2)当)当a=1、b=1时能得到最简时能得到最简与与-或式:或式:(1)当)当a=1,b=0时能得到最简与时能得到最简与-或式:或式:CACBDCF 3.14 已知输入信号已知输入信号A和和B的波形如图的波形如图3.69(a)所示,试画出所示,试画出图图3.69(b)、(c)中两个触发器中两个触发器Q端的输出波形,设触发器端的输出波形,设触发器初态为初态为0 。CPABQQDQDTQT3.15 设图设图3.70(a)所示电路中的触发器为主从所示电路中的触发器为主从J-K触发器,触发器,其初始状态均为其初始状态均为0,输入信号及,输入
5、信号及CP端的波形如图端的波形如图3.70(b) 所示,试画出所示,试画出Q1、Q2的波形图。的波形图。ACPQ1Q24.1 分析图分析图4.27所示组合逻辑电路,说明电路功能,并画所示组合逻辑电路,说明电路功能,并画出其简化逻辑电路图。出其简化逻辑电路图。ABCCBAABCCBAABCCBAABCCABCBABCAF )( A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 110000001电路功能:判一致电路电路功能:判一致电路4.2A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0
6、1 1 1100101101)由真值表可见,当由真值表可见,当ABC取值为取值为000、011、101、110时,时,F的值为的值为1。2)用异或门实现电路,如图:)用异或门实现电路,如图: 4.8 设计一个设计一个“四舍五入四舍五入”电路。该电路输入电路。该电路输入1位十进制数的位十进制数的8421码,当其值大于或等于码,当其值大于或等于5时,输出时,输出F的值为的值为1,否则,否则F的值为的值为0。 根据题意,列真值表:根据题意,列真值表:A B C D F0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0
7、0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1A B C D F0000011111dddddd可得可得F的表达式:的表达式:4.9 设计一个检测电路,检测设计一个检测电路,检测4位二进制码中位二进制码中1的个数是否的个数是否为偶数。若为偶数个为偶数。若为偶数个1,则输出,则输出F为为1,否则,否则F为为0 。A B C D F0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1真
8、值表真值表A B C D F1001011001101001DCBAABCDDCABDCBADCBADBCADCBACDBADCBAF 4.12 下列函数描述的电路是否可能发生竞争?竞争结果是下列函数描述的电路是否可能发生竞争?竞争结果是否会产生险象?在什么情况下产生险象?若产生险象,否会产生险象?在什么情况下产生险象?若产生险象,试用增加冗余项的方法消除。试用增加冗余项的方法消除。DCCAABF 1 )1(不存在竞争变量。不存在竞争变量。BCCDAABF 2 )2( 存在竞争条件的变量是存在竞争条件的变量是A,但不存在险象但不存在险象)( )3(3CABAF 存在竞争条件的变量是存在竞争条件
9、的变量是A,当,当B=1,C=0时产生险象。时产生险象。消除方法:消除方法:)()(3CBCABAF 5.15.1 简述时序逻辑电路与组合逻辑电路的区别。简述时序逻辑电路与组合逻辑电路的区别。解答:解答:时序逻辑电路在任何时刻产生的稳定输出信号不仅与时序逻辑电路在任何时刻产生的稳定输出信号不仅与该时刻电路的输入信号有关,而且与电路过去的输入信号有该时刻电路的输入信号有关,而且与电路过去的输入信号有关;而组合逻辑电路仅仅与该时刻电路的输入信号有关。关;而组合逻辑电路仅仅与该时刻电路的输入信号有关。 5.35.3 已知状态图如图已知状态图如图5.475.47所示,输入序列为所示,输入序列为x x1
10、101001011010010,设初始状态为设初始状态为A A,求状态和输出响应序列。,求状态和输出响应序列。 0/0ACB0/01/01/01/00/1解答:解答:状态为:AABCBBCB输出响应序列为: 00001001 5.25.2 作出与作出与下下表所示状态表对应的状态图。表所示状态表对应的状态图。 解答:解答:现态y2y1次态y2(n1) y1(n1) /输出Zx2x1=00 x2x1 =01x2x1 =11x2x1=10ABCDB/0B/0C/0A/0B/0C/1B/0A/1A/1A/0D/0C/0B/0D/1A/0C/000/0 01/0 10/010/111/100/000/0