1. 首页
  2. 文档大全

第16章逻辑门电路

上传者:5****1 2022-07-07 18:50:05上传 PPT文件 714.51KB
第16章逻辑门电路_第1页 第16章逻辑门电路_第2页 第16章逻辑门电路_第3页

《第16章逻辑门电路》由会员分享,可在线阅读,更多相关《第16章逻辑门电路(74页珍藏版)》请在文档大全上搜索。

1、1 1第16章 逻辑门电路16.1基本逻辑门电路基本逻辑门电路16.2组合逻辑门组合逻辑门16.3TTL集成门和集成门和CMOS集成门集成门2 2具有逻辑功能的电路称为逻辑电路或逻辑门电路,它是构成数字电路的基本单元。逻辑门电路按照结构组成的不同可分为两类。(1) 分立元件门:它是由单个半导体器件组成的,目前较少使用。(2) 集成门:将各种半导体元器件集成在一个芯片上。无论哪一种门电路,都是用高、低电平分别表示逻辑1和0两种逻辑状态的,如图16.1 所示。若以逻辑1表示输出或输入高电平,以逻辑0表示输出或输入低电平,则称为正逻辑。反之,若以输出或输入的高电平为0,输出或输入的低电平为1,则称为

2、负逻辑。 3 3图 16.1 正逻辑与负逻辑4 416.1 基本逻辑门电路基本逻辑门电路用以实现基本逻辑运算的门电路有与门、或门、非门等。1. 与门电路与门电路能实现与逻辑关系的电路称为与门电路。二极管与门电路如图16.2(a)所示,其逻辑符号和波形图如图16.2(b)和(c)所示,其中A、B为输入变量,Y为输出变量。5 5图 16.2 与门电路(a) 电路图;(b) 逻辑符号;(c) 波形图6 6设UCC=5 V,A、B输入端的高、低电平分别为UiH=3 V, UiL=0 V, UD=0.7 V。输出Y的高、低电平为UoH=3.7 V,UoL=0.7 V,即输出Y高于3 V为高电平,低于0.

3、7 V为低电平。输入、输出的逻辑电平及真值表如表16.1和表16.2所示。其逻辑表达式为 Y=AB7 78 82. 或门电路或门电路能实现或逻辑关系的电路称为或门电路。二极管或门电路、符号和波形图如图16.3所示, 其中,A、B为输入变量,Y为输出变量。设UCC=5 V,A、B端输入高电平为UiH=3 V,输入低电平为UiL=0 V;输出高电平为UoH=2.3 V, 输出低电平UoL=0.7 V,即输出Y高于2.3 V为高电平,低于0.7 V为低电平。输入、输出的逻辑电平和真值表如表16.3和表16.4所示。其逻辑表达式为Y=A+B9 9图 16.3 或门电路(a) 电路图;(b) 逻辑符号;

4、(c) 波形图101011113. 非门电路非门电路(反相器反相器)能实现非逻辑关系的电路称为非门电路。非门电路、符号和波形图如图16.4所示,其中A为输入变量,Y为输出变量。由图16.4可知,当输入端A为低电平时,输出端Y为高电平;当输入端A为高电平时,输出端Y为低电平。输入、输出的逻辑电平和真值表如表16.5和表16.6所示。其逻辑表达式为AY 1212图 16.4 非门电路(a) 电路图;(b) 逻辑符号;(c) 波形图1313141416.2 组组 合合 逻逻 辑辑 门门可以用基本逻辑门组成一些组合逻辑门,如与非门、或非门、与或非门及异或门等。1. 与非门与非门图16.5所示为与非门的

5、组成及符号。表16.7是与非门的真值表。其逻辑表达式为BAY1515图 16.5 与非门的组成及符号(a)组成;(b) 符号161617172. 或非门或非门图16.6所示为或非门的组成及符号。表16.8为或非门的逻辑真值表。其逻辑表达式为BAY18183. 与或非门与或非门图16.7所示是与或非门的组成及符号。表16.9是与或非门的逻辑真值表。其逻辑表达式为DCBAY图 16.7 与或非门的组成及符号(a) 组成;(b) 符号191920204. 异或门异或门异或关系是指两个输入信号在它们相同时没有输出,而不相同时一定有输出,这种逻辑关系的电路称为异或门。根据异或门的逻辑关系,可得到其真值表

6、(见表16.10)。它的逻辑符号如图16.8所示。其逻辑表达式为BABABAY2121图 16.8 异或门的逻辑符号222216.3 TTL集成门和集成门和CMOS集成门集成门16.3.1 TTL集成门电路集成门电路TTL集成门电路是晶体管逻辑电路的简称,它主要是由双极型三极管组成的。由于TTL集成电路生产工艺成熟,产品的参数稳定,工作良好,开关速度较快,因此应用较为广泛。其主要型号有:N-TTL(标准型),H-TTL(高速型),L-TTL(低功耗型),S-TTL(肖特基型),LS-TTL(低功耗肖特基型)等。23231. TTL与非门电路与非门电路1) 电路结构TTL与非门的典型电路如图16

7、.9所示,它由三部分组成:多发射极三极管V1 和电阻R1组成输入级;V2和R2、R3组成中间级(倒相级);V3、V4、R4、VD3组成输出级。电源UCC=5 V,输入UiL=0.3 V,UiH=3.6 V;输出电平UoL=0.3 V,UoH=0.6 V;VD1、VD2为保护二极管。2424图 16.9 TTL与非门典型电路25252) TTL与非门的工作原理当输入信号中任意一个为低电平,即UiA=UiL或UiB=UiL时,V1的发射结正偏,UB1=UiL+0.7=0.3+0.7=1 V,使V1管饱和导通,此时UB2=1 V(要使V2导通,UB2=20.7 V=1.4 V),V2管截止,V4也处

8、于截止状态,而V3导通,则Uo=UCC=UoH当输入信号都为高电平时,UiA=UiB=UiH=3.6 V,UB1=UiH+UBE1=3.6+0.7=4.3 V,UBC0.1 V,则UC14.3 V,此时UB21.4 V,则V2、V4饱和导通,V3截止输出,有Uo=UV4CES0.3 V=UoL26262. TTL与非门的电气特性与非门的电气特性1) 电压传输特性将与非门电路的输出电压随输入电压的变化用曲线描绘出来,可得到如图16.10所示的电压传输特性,它反映了TTL与非门电路的输出电压Uo随输入电压Ui的变化规律。 电压传输特性曲线可分为四段: AB、BC、CD、DE。AB段:因Ui0.6

9、V,V1的基极电位UB11.4 V,V2、V4 截止,V3导通,所以输出为高电平, UoH=UCCUR4UV3CESUVD=3.6 V。这段称为特性曲线的截止区。BC段:因0.6 VUi1.4 V以后,V4导通,V1的基极电位UB1被钳在2.1 V左右,V1进入倒置状态,此时输入端只有微小电流,用Iih表示,这个电流称为TTL与非门的输入漏电流,一般Iih10 A。32323) 输入负载特性 由于在Ui=0 V时有输入电流存在,因而在输入端与地之间接入电阻RP,就会影响输入电压。TTL与非门输入端串电阻接地时的等效电路如图16.12(a)所示。输入电流流过电阻RP,会在RP上产生压降而形成输入

10、电位Ui,且RP越大,Ui也越高。当Ui升高到1.4 V时, 由于V2、V4的导通,就使得V1的UB1被钳在2.1 V左右,再加大RP的值,Ui也不会再升高,并且与非门输出低电平:Uo=UoL0.3 V。因此,在使用TTL与非门时,若输入端的串电阻较大,则相当于输入端接了一高电平。为了保证输入低电平,就要求在输入端的串联电阻RP1 k。输入负载特性如图16.12(b)所示。3333图 16.12 输入等效电路和输入负载特性(a) 输入等效电路;(b) 输入负载特性34344) 高电平输入特性(带拉电流负载)与非门电路的输出等效电路及输出特性如图16.13所示。负载电流IL与规定的输出电流Io方

11、向相反,为负值。当|Io|较小时,Uo=UoH;当|Io|增大且|Io|5 mA时,Uo快速下降,使UoUoL(低电平),这说明此时该电路的带负载能力较差,其主要原因是功率损耗增大。一般手册上给出输出高电平、带拉电流负载时的负载电流为400 A左右。3535图 16.13 带拉电流负载输出等效电路及输出特性(a) 输出等效电路;(b) 输出特性36365) 低电平输出特性(带灌电流负载)当输入低电平时,与非门输出级的V4饱和导通,V3截止,此时的输出等效电路及输出特性如图16.14所示。由于V4饱和导通,因而负载电流IL与输出电流同相。当V4饱和导通时,UV4CES0.1 V,故IL增大时,输


文档来源:https://www.renrendoc.com/paper/212689870.html

文档标签:

下载地址